ප්රතිරෝධක R1-R6, විද්යුත් විච්ඡේදක ධාරිත්රක C1-C3, ධාරිත්රකය C4, PNP ට්රයිඩෝ VD1, ඩයෝඩ D1-D2, අතරමැදි රිලේ K1, වෝල්ටීයතා සංසන්දකයක්, ද්විත්ව කාල පදනම ඒකාබද්ධ චිපයක් NE556, සහ MOSFET ඇතුළත් වන MOSFET රඳවන පරිපථයකි. ද්විත්ව කාල පාදක ඒකාබද්ධ චිපයේ NE556 හි පින් අංක 6 සමඟ සංඥා ආදානයක් ලෙස ක්රියා කරන අතර, ප්රතිරෝධක R1 හි එක් කෙළවරක් ද්විත්ව කාල පාදක ඒකාබද්ධ චිපයේ NE556 හි Pin 6 වෙත එකවර සම්බන්ධ කර තිබීම සංඥා ආදානය ලෙස භාවිතා කරයි, ප්රතිරෝධක R1 හි එක් කෙළවරක් ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිප් NE556 හි pin 14, ප්රතිරෝධක R2 හි එක් කෙළවරක්, ප්රතිරෝධක R4 හි එක් කෙළවරක්, PNP ට්රාන්සිස්ටරයේ VD1 විමෝචකය, MOSFET Q1 හි කාණුව සහ DC වෙත සම්බන්ධ කර ඇත. බල සැපයුම, සහ ප්රතිරෝධක R1 හි අනෙක් කෙළවර ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිප් NE556 හි pin 1, ද්විත්ව කාලීන ඒකාබද්ධ චිප NE556 හි pin 2, ධාරිත්රක C1 හි ධනාත්මක විද්යුත් විච්ඡේදක ධාරිතාව සහ අතරමැදි රිලේ වෙත සම්බන්ධ වේ. K1 සාමාන්යයෙන් සංවෘත ස්පර්ශක K1-1, අතරමැදි රිලේ K1 හි අනෙක් කෙළවර K1-1 සාමාන්යයෙන් සංවෘත ස්පර්ශක K1-1, විද්යුත් විච්ඡේදක ධාරිත්රක C1 හි සෘණ ධ්රැවය සහ C3 ධාරිත්රකයේ එක් කෙළවර බල සැපයුම් භූමියට සම්බන්ධ වේ, ධාරිත්රක C3 හි අනෙක් කෙළවර ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 හි පින් 3 ට සම්බන්ධ වේ, ද්විත්ව කාල පාදක ඒකාබද්ධ චිප් NE556 හි pin 4 විද්යුත් විච්ඡේදක ධාරිත්රක C2 හි ධන ධ්රැවයට සහ ප්රතිරෝධක R2 හි අනෙක් කෙළවරට එකවර සම්බන්ධ වේ, සහ විද්යුත් විච්ඡේදක ධාරිත්රක C2 හි සෘණ ධ්රැවය බල සැපයුම් භූමියට සම්බන්ධ කර ඇති අතර විද්යුත් විච්ඡේදක ධාරිත්රකයේ C2 සෘණ ධ්රැවය බල සැපයුම් භූමියට සම්බන්ධ වේ. C2 හි සෘණ ධ්රැවය බල සැපයුම් භූමියට සම්බන්ධ කර ඇත, ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 හි පින් 5 ප්රතිරෝධක R3 හි එක් කෙළවරකට සම්බන්ධ කර ඇත, ප්රතිරෝධක R3 හි අනෙක් කෙළවර වෝල්ටීයතා සංසන්දකයේ ධනාත්මක අදියර ආදානයට සම්බන්ධ වේ. , වෝල්ටීයතා comparator සෘණ අදියර ආදානය ඩයෝඩය D1 ධන ධ්රැවය හා එම අවස්ථාවේ දී ප්රතිරෝධක R4 අනෙක් අන්තය සම්බන්ධ වේ, ඩයෝඩය D1 සෘණ ධ්රැවය බල සැපයුම් බිම සම්බන්ධ, සහ ප්රතිදානය වෝල්ටීයතා සංසන්දනකය ප්රතිරෝධක R5 හි අවසානයට සම්බන්ධ කර ඇත, ප්රතිරෝධක R5 හි අනෙක් කෙළවර PNP ත්රිත්වයට සම්බන්ධ වේ. වෝල්ටීයතා සංසන්දකයේ ප්රතිදානය ප්රතිරෝධක R5 හි එක් කෙළවරකට සම්බන්ධ වේ, ප්රතිරෝධක R5 හි අනෙක් කෙළවර PNP ට්රාන්සිස්ටර VD1 හි පාදයට සම්බන්ධ වේ, PNP ට්රාන්සිස්ටර VD1 එකතු කරන්නා ඩයෝඩයේ ධන ධ්රැවයට සම්බන්ධ වේ. D2, ඩයෝඩයේ D2 හි සෘණ ධ්රැවය R6 ප්රතිරෝධකයේ අවසානයට, C4 ධාරිත්රකයේ අවසානයට සහ MOSFET හි ගේට්ටුවට එකවර සම්බන්ධ වේ, ප්රතිරෝධක R6 හි අනෙක් කෙළවර, අනෙක් කෙළවර ධාරිත්රකය C4, සහ අතරමැදි රිලේ K1 හි අනෙක් කෙළවර බල සැපයුම් භූමියට සම්බන්ධ කර ඇති අතර අතරමැදි රිලේ K1 හි අනෙක් කෙළවර ප්රභවයේ ප්රභවයට සම්බන්ධ වේ.MOSFET.
MOSFET රඳවා ගැනීමේ පරිපථය, A අඩු ප්රේරක සංඥාවක් සපයන විට, මෙම අවස්ථාවේදී ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 කට්ටලය, ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 පින් 5 ප්රතිදානය ඉහළ මට්ටම, වෝල්ටීයතා සංසන්දකයේ ධනාත්මක අදියර ආදානයට ඉහළ මට්ටම, සෘණ ප්රතිරෝධක R4 සහ ඩයෝඩය D1 මඟින් වෝල්ටීයතා සංසන්දකයේ අදියර ආදානය යොමු වෝල්ටීයතාවයක් ලබා දීම සඳහා, මෙම අවස්ථාවේදී, වෝල්ටීයතා සංසන්දනාත්මක ප්රතිදානය ඉහළ මට්ටම, ට්රයිඩෝ VD1 සන්නායක කිරීමට ඉහළ මට්ටම, ට්රයිඩෝ VD1 එකතු කරන්නා වෙතින් ගලා යන ධාරාව ඩයෝඩ D2 හරහා ධාරිත්රකය C4 ආරෝපණය කරයි, ඒ අතරම, MOSFET Q1 සිදු කරයි, මෙම අවස්ථාවේදී, අතරමැදි රිලේ K1 හි දඟරය අවශෝෂණය කර, අතරමැදි රිලේ K1 සාමාන්යයෙන් සංවෘත සම්බන්ධතා K 1-1 විසන්ධි කර අතරමැදියෙන් පසුව relay K1 සාමාන්යයෙන් සංවෘත සම්බන්ධතා K 1-1 විසන්ධි වී ඇත, ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිප NE556 හි අඩි 1 සහ 2 සඳහා DC බල සැපයුම මඟින් 1 සහ pin 2 ද්විත්වයේ වෝල්ටීයතාවයේ වෝල්ටීයතාවය ගබඩා වන තෙක් සැපයුම් වෝල්ටීයතාවය සපයයි. time base integrated chip NE556 සැපයුම් වෝල්ටීයතාවයෙන් 2/3කට ආරෝපණය වේ, dual-time base integrated chip NE556 ස්වයංක්රීයව නැවත සකසනු ලබන අතර, dual-time base integrated chip NE556 හි pin 5 ස්වයංක්රීයව අඩු මට්ටමකට ප්රතිස්ථාපනය වේ. පසුකාලීන පරිපථ ක්රියා නොකරන අතර, මෙම අවස්ථාවේදී, ධාරිත්රකය C4 විසර්ජනය සහ අතරමැදි රිලේ K1 දඟර මුදා හැරීම අවසන් වන තෙක් MOSFET Q1 සන්නායකතාවය පවත්වා ගැනීම සඳහා ධාරිත්රකය C4 මුදා හරිනු ලැබේ, අතරමැදි රිලේ K1 සාමාන්යයෙන් සංවෘත සම්බන්ධතා K 11 වසා ඇත. සංවෘත අතරමැදි රිලේ K1 හරහා කාලය සාමාන්යයෙන් සංවෘත ස්පර්ශක K 1-1 ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 අඩි 1 සහ අඩි 2 වෝල්ටීයතාව මුදා හැරීම අක්රිය වනු ඇත, ඊළඟ වතාව සඳහා ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 pin 6 වෙත අඩු අගයක් ලබා දීම සඳහා ද්විත්ව කාල පාදක ඒකාබද්ධ චිප් NE556 සකස් කිරීමට සකසන සංඥාව ප්රේරක කරන්න.
මෙම යෙදුමේ පරිපථ ව්යුහය සරල සහ නව්ය වේ, ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 pin 1 සහ pin 2 සැපයුම් වෝල්ටීයතාවයෙන් 2/3 දක්වා ආරෝපණය වන විට, ද්විත්ව කාල පාදක ඒකාබද්ධ චිප් NE556 ස්වයංක්රීයව නැවත සැකසිය හැක, ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 pin 5 ස්වයංක්රීයව අඩු මට්ටමකට නැවත පැමිණෙන අතර, පසුව ඇති පරිපථ ක්රියා නොකරනු ඇත, එවිට ධාරිත්රකය C4 ආරෝපණය කිරීම ස්වයංක්රීයව නතර වන අතර, MOSFET Q1 සන්නායකය මඟින් නඩත්තු කරන C4 ධාරිත්රකයේ ආරෝපණය නැවැත්වීමෙන් පසු, මෙම යෙදුම අඛණ්ඩව තබා ගත හැකිය.MOSFETතත්පර 3 සඳහා Q1 සන්නායකය.
එයට ප්රතිරෝධක R1-R6, විද්යුත් විච්ඡේදක ධාරිත්රක C1-C3, ධාරිත්රක C4, PNP ට්රාන්සිස්ටර VD1, ඩයෝඩ D1-D2, අතරමැදි රිලේ K1, වෝල්ටීයතා සංසන්දනකය, ද්විත්ව කාල පාදක ඒකාබද්ධ චිප් NE556 සහ MOSFET Q1, ද්විත්ව කාල පාදයේ pin 6 ඇතුළත් වේ. චිප් NE556 සංඥා ආදානයක් ලෙස භාවිතා කරන අතර, ප්රතිරෝධක R1 හි එක් කෙළවරක් ද්විත්ව කාල පාදක ඒකාබද්ධ චිප් NE556 හි pin 14, ප්රතිරෝධක R2, ද්විත්ව කාල පාදක NE556 හි pin 14 සහ ද්විත්ව වේලාවේ pin 14 වෙත සම්බන්ධ කර ඇත. මූලික ඒකාබද්ධ චිප් NE556, සහ ප්රතිරෝධක R2 ද්විත්ව කාල පාදක NE556 pin 14 වෙත සම්බන්ධ කර ඇත. ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිප් NE556 හි pin 14, ප්රතිරෝධක R2 හි එක් කෙළවරක්, ප්රතිරෝධක R4 හි එක් කෙළවරක්, PNP ට්රාන්සිස්ටරය
කුමන ආකාරයේ වැඩ කිරීමේ මූලධර්මයක්ද?
A අඩු ප්රේරක සංඥාවක් සපයන විට, ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිප් NE556 කට්ටලය, ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිප් NE556 පින් 5 ප්රතිදානය ඉහළ මට්ටම, වෝල්ටීයතා සංසන්දකයේ ධනාත්මක අවධි ආදානයට ඉහළ මට්ටම, සෘණ අවධි ආදානය ප්රතිරෝධක R4 සහ ඩයෝඩය D1 මගින් වෝල්ටීයතා සංසන්දකය මගින් යොමු වෝල්ටීයතාවය ලබා දීම සඳහා, මෙවර වෝල්ටීයතා සංසන්දනකය ප්රතිදානය ඉහළ මට්ටම, ට්රාන්සිස්ටර VD1 සන්නායකතාවයේ ඉහළ මට්ටම, ට්රාන්සිස්ටර VD1 එකතුකරන්නාගේ සිට ඩයෝඩය D2 හරහා ධාරාව ගලා යයි. ධාරිත්රකය C4 ආරෝපණය, මෙම අවස්ථාවේදී, අතරමැදි රිලේ K1 දඟර චූෂණ, අතරමැදි රිලේ K1 දඟර චූෂණ. ට්රාන්සිස්ටර VD1 එකතුකරන්නා වෙතින් ගලා යන ධාරාව ඩයෝඩ D2 හරහා C4 ධාරිත්රකයට ආරෝපණය වේ, ඒ සමඟම,MOSFETQ1 සිදු කරයි, මෙම අවස්ථාවේදී, අතරමැදි රිලේ K1 හි දඟරය චූෂණ කරනු ලබන අතර, අතරමැදි රිලේ K1 සාමාන්යයෙන් සංවෘත ස්පර්ශක K 1-1 විසන්ධි වේ, සහ අතරමැදි රිලේ K1 සාමාන්ය-වසා ඇති ස්පර්ශයෙන් පසුව K 1-1 විසන්ධි වේ, බලය ද්විත්ව කාල පදනම ඒකාබද්ධ චිප් NE556 හි අඩි 1 සහ 2 සඳහා DC බල ප්රභවය විසින් සපයන ලද සැපයුම් වෝල්ටීයතාවය NE556 ද්විත්ව කාල පාදක ඒකාබද්ධ චිපයේ 1 සහ pin 2 හි වෝල්ටීයතාව 2/3 දක්වා ආරෝපණය වන තෙක් ගබඩා කර ඇත. සැපයුම් වෝල්ටීයතාවය, ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිපය NE556 ස්වයංක්රීයව නැවත සකසනු ලබන අතර, ද්විත්ව කාලීන පාදක ඒකාබද්ධ චිපය NE556 හි පින් 5 ස්වයංක්රීයව අඩු මට්ටමකට ප්රතිසාධනය වන අතර, පසුව ඇති පරිපථ ක්රියා නොකරයි, සහ මෙම අවස්ථාවේදී, ධාරිත්රකය C4 විසර්ජනය අවසන් වන තෙක් MOSFET Q1 සන්නායකතාවය පවත්වා ගැනීම සඳහා ධාරිත්රකය C4 මුදා හරින අතර අතරමැදි රිලේ K1 හි දඟරය මුදා හරින අතර අතරමැදි රිලේ K1 සාමාන්යයෙන් සංවෘත සම්බන්ධතා K 1-1 විසන්ධි වේ. Relay K1 සාමාන්යයෙන් සංවෘත ස්පර්ශක K 1-1 වසා ඇත, මෙවර සංවෘත අතරමැදි රිලේ K1 හරහා සාමාන්යයෙන් සංවෘත ස්පර්ශ K 1-1 ද්වි-කාලීන පාදක ඒකාබද්ධ චිප් NE556 අඩි 1 සහ අඩි 2 වෝල්ටීයතා නිකුතුව මත, ඊළඟ වතාවට dual-time base integrated chip NE556 pin 6 අඩුවෙන් සැකසීමට ප්රේරක සංඥාවක් සැපයීමට, dual-time base integrated chip NE556 කට්ටලය සඳහා සූදානම් වීම සඳහා.
පසු කාලය: අප්රේල්-19-2024